|

一、板卡概述
ADRV9009是一款高集成度射頻(RF)、捷變收發(fā)器,提供雙通道發(fā)射器和接收器、集成式頻率合成器以及數(shù)字信號處理功能。這款I(lǐng)C具備多樣化的高性能和低功耗組合,F(xiàn)MC子卡為2路輸入,2路輸出的射頻收發(fā)卡,配合FPGA工作滿足3G、4G和5G宏蜂窩時分雙工(TDD)基站應(yīng)用要求。

二、技術(shù)指標(biāo)
• 雙發(fā)射器
• 雙接收器
• 雙輸入共享觀察接收器
• 最大接收器帶寬:200 MHz
• 最大可調(diào)諧發(fā)射器合成帶寬:450 MHz
• 最大觀察接收器帶寬:450 MHz
• 全集成的小數(shù) N 射頻合成器
• 全集成的時鐘合成器
• 適用于射頻 LO 和基帶時鐘的多芯片相位同步
• JESD204B 數(shù)據(jù)路徑接口
• 調(diào)諧范圍:75 MHz 至 6000 MHz
|
|
No.
|
Items
|
Specifications
|
Remark
|
|
Tx
|
1
|
Frequency
|
100~6000MHz
|
|
|
2
|
Bandwidth
|
Up to 450 MHz
|
Tx real-time bandwidth, tunable
|
|
3
|
Transmission Power
|
17dBm
|
100~6000MHz, CW
|
|
4
|
EVM
|
<0.7%
|
|
|
5
|
Gain Control Range
|
32dB
|
|
|
6
|
Gain Step
|
0.05 dB
|
|
|
7
|
ACLR
|
< -64dBc
|
@0dBm output
|
|
8
|
Spurious
|
60dBc
|
|
|
9
|
SSB Suppression
|
65dBc
|
|
|
10
|
LO Suppression
|
70dBc
|
|
|
11
|
DAC Sample Rate (max)
|
122.88MS/s
|
|
|
12
|
DAC Resolution
|
14bits
|
|
|
|
|
Rx
|
1
|
Frequency
|
100~6000MHz
|
|
|
2
|
Bandwidth
|
8 to 200 MHz
|
real-time bandwidth, tunable
|
|
3
|
Sensitivity:
|
-93dBm@20MHz
|
Noise Figure <3db
|
|
4
|
EVM
|
<1.5%
|
@ -30dBm input
|
|
5
|
Gain Control Range
|
|
|
|
6
|
Gain Step
|
0.5dB
|
|
|
7
|
Rx Alias Band Rejection
|
80dB
|
Due to digital filters
|
|
8
|
Noise Figure
|
<3db
|
Maximum RX gain
|
|
9
|
IIP3 (@ typ NF)
|
-25dBm
|
|
|
10
|
ADC Resolution
|
16bits
|
|
|
11
|
ADC Wideband SFDR
|
78dBc
|
|
|
|
|
|
|
|
|
1
|
Voltage
|
3.3V& 12V
|
|
|
2
|
ON/OFF TIME
|
<6us
|
TDD model
|
|
|
3
|
Duplexing Model
|
TDD
|
|
|
|
4
|
Power Consumptions
|
<6w
|
|
三、產(chǎn)品應(yīng)用
3G/4G/5G TDD 宏蜂窩基站;TDD 有源天線系統(tǒng);大規(guī)模 MIMO;電子戰(zhàn);便攜測試設(shè)備
四、軟件系統(tǒng)
提供支持ZYNQ的 FMC接口測試程序源代碼
五、物理特性:
板卡遵循FMC規(guī)范,HPC,大小 76.5X69mm。
六、供電要求:
FMC 接口 +12V供電
七、ADRV9009 應(yīng)用軟件
軟件架構(gòu):

AD 采集1.2G波形:

DA 輸出設(shè)置1.2G及波形:


|